English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 75035/106099 (71%)
造訪人次 : 19434793      線上人數 : 209
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋
    政大機構典藏 > 政大學報 > 第50期 > 期刊論文 >  Item 140.119/102422
    請使用永久網址來引用或連結此文件: http://nccur.lib.nccu.edu.tw/handle/140.119/102422


    題名: An Approach to the Increase of the Performance of VLSI System by Implementing Systolic Array
    作者: 楊立人
    Yang, Li-jen
    貢獻者: 應用數學系
    日期: 1984-12
    上傳時間: 2016-09-30 11:42:56 (UTC+8)
    摘要: 本文主要是研究有關電腦中微處理機內部資料傳送之另一簡捷方法。當初美國卡內基--梅隆大學(Carnegic-Mellon University)電腦系孔教授(Prof. H. T. KUNG)之所以取收縮陣列來做此種傳送方法之名是因為此種處理方法有如人體心臟之跳動,十分有節奏一放一縮的運作著。有關收縮陣列方面之論著已不在少數,但直至目前為止,彼等之解決方法大致只能將(n+1)x(n+1)之線性方程式系統所用之傳輸時間減至Bareiss所提出之Order(n2)或Bitmead & Anderson所提出的Order (nlog2n)。如果n值不大,Order(nlog2n)所花的時間會較長,換句話說,即其速度反而會比Order(n2)要來得慢,同時其解法也比較繁複。據本文以Bareiss所提出之解法做修正並推衍之結果,吾人理論上似可利用一維之收縮陣列將超大型電腦之線性方程式系統使用之時間與記憶空間具減為Order(n)。A systolic system is a network of processors which rhythmically compute and pass data through the system. Many basic matrix computations can be pipelined efficiently on systolic networks having an array structure. In this paper we are trying to find a better solution for an (n+1) x (n+1) system of linear equations by using a one-dimensional systolic array. In the algorithms implemented shown that it requires only order(n) time and order(n) storage.
    關聯: 國立政治大學學報, 50, 59-76
    資料類型: article
    顯示於類別:[第50期] 期刊論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    50-59-76.pdf938KbAdobe PDF284檢視/開啟


    在政大典藏中所有的資料項目都受到原著作權保護.


    社群 sharing

    著作權政策宣告
    1.本網站之數位內容為國立政治大學所收錄之機構典藏,無償提供學術研究與公眾教育等公益性使用,惟仍請適度,合理使用本網站之內容,以尊重著作權人之權益。商業上之利用,則請先取得著作權人之授權。
    2.本網站之製作,已盡力防止侵害著作權人之權益,如仍發現本網站之數位內容有侵害著作權人權益情事者,請權利人通知本網站維護人員(nccur@nccu.edu.tw),維護人員將立即採取移除該數位著作等補救措施。
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋